<font id="3tplz"><strike id="3tplz"><meter id="3tplz"></meter></strike></font>

      <var id="3tplz"></var>
      <mark id="3tplz"></mark>
      <var id="3tplz"></var>

            <mark id="3tplz"></mark>

            <mark id="3tplz"></mark>
              <mark id="3tplz"></mark>
                <mark id="3tplz"><em id="3tplz"></em></mark>
                <mark id="3tplz"><pre id="3tplz"></pre></mark>
                  上海 江蘇 浙江 安徽 PCB培訓 郵箱登陸 聯(lián)系我們
                  緯亞聯(lián)系電話(huà):0512-57933566
                  PCB設計-----PCB Design服務(wù)

                  聯(lián)系我們

                  昆山緯亞PCB生產(chǎn)基地聯(lián)系方式
                  昆山緯亞智能科技有限公司

                  公司地址:昆山市周市鎮宋家港路259號
                  公司電話(huà)Tel:0512-50139595
                  電子郵件Email: steven@pcbvia.com

                  首頁(yè)  技術(shù)支持  資料中心PCB設計-----PCB Design

                  PCB設計-----PCB Design

                  發(fā)布時(shí)間:2016-08-15 08:12:21 分類(lèi):資料中心

                   布線(xiàn)(layout)是pcb設計工程師基本的工作技能之一。走線(xiàn)的好壞將直接影響到整個(gè)系統的性能,大多數高速的設計理論也要終經(jīng)過(guò)layout得以實(shí)現并驗證,由此可見(jiàn),布線(xiàn)在高速pcb設計中是至關(guān)重要的。下面將針對實(shí)際布線(xiàn)中可能遇到的一些情況,分析其合理性,并給出一些比較優(yōu)化的走線(xiàn)策略。主要從直角走線(xiàn),差分走線(xiàn),蛇形線(xiàn)等三個(gè)方面來(lái)闡述。
                  1. 直角走線(xiàn)
                  直角走線(xiàn)一般是pcb布線(xiàn)中要求盡量避免的情況,也幾乎成為衡量布線(xiàn)好壞的標準之一,那么直角走線(xiàn)究竟會(huì )對信號傳輸產(chǎn)生多大的影響呢?從原理上說(shuō),直角走線(xiàn)會(huì )使傳輸線(xiàn)的線(xiàn)寬發(fā)生變化,造成阻抗的不連續。其實(shí)不光是直角走線(xiàn),頓角,銳角走線(xiàn)都可能會(huì )造成阻抗變化的情況。
                  直角走線(xiàn)的對信號的影響就是主要體現在三個(gè)方面:一是拐角可以等效為傳輸線(xiàn)上的容性負載,減緩上升時(shí)間;二是阻抗不連續會(huì )造成信號的反射;三是直角尖端產(chǎn)生的emi。
                  傳輸線(xiàn)的直角帶來(lái)的寄生電容可以由下面這個(gè)經(jīng)驗公式來(lái)計算:
                  c=61w(er)1/2/z0 
                  在上式中,c就是指拐角的等效電容(單位:pf),w指走線(xiàn)的寬度(單位:inch),εr指介質(zhì)的介電常數,z0就是傳輸線(xiàn)的特征阻抗。舉個(gè)例子,對于一個(gè)4mils的50歐姆傳輸線(xiàn)(εr為4.3)來(lái)說(shuō),一個(gè)直角帶來(lái)的電容量大概為0.0101pf,進(jìn)而可以估算由此引起的上升時(shí)間變化量:
                  t10-90%=2.2*c*z0/2 = 2.2*0.0101*50/2 = 0.556ps
                  通過(guò)計算可以看出,直角走線(xiàn)帶來(lái)的電容效應是極其微小的。
                  由于直角走線(xiàn)的線(xiàn)寬增加,該處的阻抗將減小,于是會(huì )產(chǎn)生一定的信號反射現象,我們可以根據傳輸線(xiàn)章節中提到的阻抗計算公式來(lái)算出線(xiàn)寬增加后的等效阻抗,然后根據經(jīng)驗公式計算反射系數:ρ=(zs-z0)/(zs+z0),一般直角走線(xiàn)導致的阻抗變化在7%-20%之間,因而反射系數大為0.1左右。而且,從下圖可以看到,在w/2線(xiàn)長(cháng)的時(shí)間內傳輸線(xiàn)阻抗變化到小,再經(jīng)過(guò)w/2時(shí)間又恢復到正常的阻抗,整個(gè)發(fā)生阻抗變化的時(shí)間極短,往往在10ps之內,這樣快而且微小的變化對一般的信號傳輸來(lái)說(shuō)幾乎是可以忽略的。
                  很多人對直角走線(xiàn)都有這樣的理解,認為尖端容易發(fā)射或接收電磁波,產(chǎn)生emi,這也成為許多人認為不能直角走線(xiàn)的理由之一。然而很多實(shí)際測試的結果顯示,直角走線(xiàn)并不會(huì )比直線(xiàn)產(chǎn)生很明顯的emi。也許目前的儀器性能,測試水平制約了測試的精確性,但至少說(shuō)明了一個(gè)問(wèn)題,直角走線(xiàn)的輻射已經(jīng)小于儀器本身的測量誤差。
                  總的說(shuō)來(lái),直角走線(xiàn)并不是想象中的那么可怕。至少在ghz以下的應用中,其產(chǎn)生的任何諸如電容,反射,emi等效應在tdr測試中幾乎體現不出來(lái),高速pcb設計工程師的重點(diǎn)還是應該放在布局,電源/地設計,走線(xiàn)設計,過(guò)孔等其他方面。當然,盡管直角走線(xiàn)帶來(lái)的影響不是很?chē)乐?,但并不是說(shuō)我們以后都可以走直角線(xiàn),注意細節是每個(gè)優(yōu)秀工程師必備的基本素質(zhì),而且,隨著(zhù)數字電路的飛速發(fā)展,pcb工程師處理的信號頻率也會(huì )不斷提高,到10ghz以上的rf設計領(lǐng)域,這些小小的直角都可能成為高速問(wèn)題的重點(diǎn)對象。 

                  2. 差分走線(xiàn)
                  差分信號(differential signal)在高速電路設計中的應用越來(lái)越廣泛,電路中關(guān)鍵的信號往往都要采用差分結構設計,什么另它這么倍受青睞呢?在pcb設計中又如何能保證其良好的性能呢?帶著(zhù)這兩個(gè)問(wèn)題,我們進(jìn)行下一部分的討論。
                  何為差分信號?通俗地說(shuō),就是驅動(dòng)端發(fā)送兩個(gè)等值、反相的信號,接收端通過(guò)比較這兩個(gè)電壓的差值來(lái)判斷邏輯狀態(tài)“0”還是“1”。而承載差分信號的那一對走線(xiàn)就稱(chēng)為差分走線(xiàn)。
                  差分信號和普通的單端信號走線(xiàn)相比,明顯的優(yōu)勢體現在以下三個(gè)方面:
                  a.抗干擾能力強,因為兩根差分走線(xiàn)之間的耦合很好,當外界存在噪聲干擾時(shí),幾乎是同時(shí)被耦合到兩條線(xiàn)上,而接收端關(guān)心的只是兩信號的差值,所以外界的共模噪聲可以被完全抵消。 
                  b.能有效抑制emi,同樣的道理,由于兩根信號的極性相反,他們對外輻射的電磁場(chǎng)可以相互抵消,耦合的越緊密,泄放到外界的電磁能量越少。
                  c.時(shí)序定位精確,由于差分信號的開(kāi)關(guān)變化是位于兩個(gè)信號的交點(diǎn),而不像普通單端信號依靠高低兩個(gè)閾值電壓判斷,因而受工藝,溫度的影響小,能降低時(shí)序上的誤差,同時(shí)也更適合于低幅度信號的電路。目前流行的lvds(low voltage differential signaling)就是指這種小振幅差分信號技術(shù)。
                  對于pcb工程師來(lái)說(shuō),關(guān)注的還是如何確保在實(shí)際走線(xiàn)中能完全發(fā)揮差分走線(xiàn)的這些優(yōu)勢。也許只要是接觸過(guò)layout的人都會(huì )了解差分走線(xiàn)的一般要求,那就是“等長(cháng)、等距”。等長(cháng)是為了保證兩個(gè)差分信號時(shí)刻保持相反極性,減少共模分量;等距則主要是為了保證兩者差分阻抗一致,減少反射。“盡量靠近原則”有時(shí)候也是差分走線(xiàn)的要求之一。但所有這些規則都不是用來(lái)生搬硬套的,不少工程師似乎還不了解高速差分信號傳輸的本質(zhì)。下面重點(diǎn)討論一下pcb差分信號設計中幾個(gè)常見(jiàn)的誤區。

                  來(lái)源:PCB設計-----PCB Design

                  瀏覽"PCB設計-----PCB Design"的人還關(guān)注了

                  版權所有:昆山緯亞電子科技有限公司      技術(shù)支持:李麟
                  Ⅹ╳╳╳国语对白熟女,国产成人女人精品毛片在线,大陆无码杂交在线视频,午夜av激情四射小说电影